半导体晶背供电技术深度解析
摘要
半导体晶背供电(Backside Power Delivery Network,BSPDN)正成为次世代制程技术的关键突破,致力于解决sub-10nm节点中性能与功耗的瓶颈挑战。本篇报告深入解析三大主流技术路径,包括背面埋入式电源轨道(BSBPR)、PowerVia与背面直接接触(DBC)。在台积电、Intel与Samsung三大晶圆代工厂商的技术推动下,BSPDN不仅加速制程技术的演进,还为上下游产业链带来崭新的发展机遇。本篇报告进一步从技术层面探讨BSPDN的核心制程环节,涵盖晶圆键合、极限减薄与高精度曝光等,提供该技术的全面剖析。
一. 晶背供电技术介绍
二. BSPDN制程技术介绍与关键节点分析
三. BSPDN主要厂商技术与进度统整
四. 拓墣观点
五. 附录
图一 Metal RC随节点尺寸缩减的变化趋势
图二 从FSPDN(左)到FSBPR(右)之技术演进
图三 从FSBPR(左)到BSBPR(右)之技术演进
图四 FSBPR与BSBPR的各项参数比较
图五 Intel PowerVia官方技术展示图
图六 PowerVia技术示意图
图七 Direct Backside Contact技术示意图
图八 nTSV-Last(左)与nTSV-First(右)之比较
图九 关键制程环节之晶圆键合
图十 关键制程环节之晶圆减薄
图十一 关键制程环节之nTSV精准制造
图十二 台积电A16 BSPDN官方技术展示图
图十三 半导体功能性背面架构Roadmap展示
附录图一 BSBPR的Process Flow整理
附录图二 PowerVia的Process Flow整理
附录图三 Direct Backside Contact的Process Flow整理
表一 BSBPR与DBC的参数比较
表二 BSPDN技术相关供应链整理
表三 主要晶圆代工厂先进制程Roadmap整理